“英特尔Tiger Lake CPU架构可能出现类似HEDT的10nm缓存重新平衡”
当英特尔宣布skylake微体系结构时,英特尔开始在hedt系列中重新平衡cpu缓存结构。 据geekbench称,10纳米tiger lake移动cpu到来后,可能会发生类似的缓存重新平衡。
优化英特尔tiger lake cpu高速缓存结构10纳米高速缓存的平衡将于近期推出,如hedt
假设英特尔在发布hedt skylake-x cpu之前采取了类似的措施,英特尔可能会继续迅速发展为tiger lake。 对于skylake-x,英特尔减少了l3高速缓存的数量,增加了低延迟的l2高速缓存,但是对于tiger lake-y,英特尔可能会在l1、l2、l3高速缓存上进行改进。 以前,移动和台式机cpu共享相同的缓存结构,但通过重新设计缓存,英特尔可以提高移动cpu的效率。
根据geekbench的报告,目标系统运行的是tiger-y-y cpu,它有四个核心和八个线程。 由于该芯片具有大量修改的高速缓存,每个内核都有1,280 kb ( 1.25 MB )的大型l2高速缓存,因此l2高速缓存总数达到5,120 kb ) 5MB。 l2缓存的数量比前身增加了400%。 随着l2高速缓存的大幅增长,英特尔的cpu样本占l3高速缓存大小的50%,共计增加了12mb。
对于l1高速缓存,英特尔将l1指令高速缓存的大小增加到了48kb,而l1数据高速缓存仍为32kb。 测试的样本cpu似乎可以克服现有的skylake-x cpu所需的权衡; 因为l2缓存的增加并不会牺牲l3缓存的减少,而是整体性能的提高。 tiger lake希望进一步改进目前仅适用于amd x570和trx40平台的pcie 4.0部署,以及多达96个欧盟intel xe igpu的部署。
可用性和过程
预计tiger lake cpu系列将在年至2021年的某个时期投放市场,我将拭目以待。 因为,10纳米的工艺离全面生产还有一段路。 tiger lake将接替intel第一代10纳米ICE lake,通过intel ( 10纳米+ )在Intel进程体系结构优化模式下构建的第三代10纳米变体优化
心灵鸡汤:
免责声明:学习富国网免费收录各个行业的优秀中文网站,提供网站分类目录检索与关键字搜索等服务,本篇文章是在网络上转载的,本站不为其真实性负责,只为传播网络信息为目的,非商业用途,如有异议请及时联系btr2031@163.com,本站的工作人员将予以删除。